|
#define | SPDIF_SCR_USRC_SEL_MASK (0x3U) |
|
#define | SPDIF_SCR_USRC_SEL_SHIFT (0U) |
|
#define | SPDIF_SCR_USRC_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_USRC_SEL_SHIFT)) & SPDIF_SCR_USRC_SEL_MASK) |
|
#define | SPDIF_SCR_TXSEL_MASK (0x1CU) |
|
#define | SPDIF_SCR_TXSEL_SHIFT (2U) |
|
#define | SPDIF_SCR_TXSEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXSEL_SHIFT)) & SPDIF_SCR_TXSEL_MASK) |
|
#define | SPDIF_SCR_VALCTRL_MASK (0x20U) |
|
#define | SPDIF_SCR_VALCTRL_SHIFT (5U) |
|
#define | SPDIF_SCR_VALCTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_VALCTRL_SHIFT)) & SPDIF_SCR_VALCTRL_MASK) |
|
#define | SPDIF_SCR_DMA_TX_EN_MASK (0x100U) |
|
#define | SPDIF_SCR_DMA_TX_EN_SHIFT (8U) |
|
#define | SPDIF_SCR_DMA_TX_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_DMA_TX_EN_SHIFT)) & SPDIF_SCR_DMA_TX_EN_MASK) |
|
#define | SPDIF_SCR_DMA_RX_EN_MASK (0x200U) |
|
#define | SPDIF_SCR_DMA_RX_EN_SHIFT (9U) |
|
#define | SPDIF_SCR_DMA_RX_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_DMA_RX_EN_SHIFT)) & SPDIF_SCR_DMA_RX_EN_MASK) |
|
#define | SPDIF_SCR_TXFIFO_CTRL_MASK (0xC00U) |
|
#define | SPDIF_SCR_TXFIFO_CTRL_SHIFT (10U) |
|
#define | SPDIF_SCR_TXFIFO_CTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXFIFO_CTRL_SHIFT)) & SPDIF_SCR_TXFIFO_CTRL_MASK) |
|
#define | SPDIF_SCR_SOFT_RESET_MASK (0x1000U) |
|
#define | SPDIF_SCR_SOFT_RESET_SHIFT (12U) |
|
#define | SPDIF_SCR_SOFT_RESET(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_SOFT_RESET_SHIFT)) & SPDIF_SCR_SOFT_RESET_MASK) |
|
#define | SPDIF_SCR_LOW_POWER_MASK (0x2000U) |
|
#define | SPDIF_SCR_LOW_POWER_SHIFT (13U) |
|
#define | SPDIF_SCR_LOW_POWER(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_LOW_POWER_SHIFT)) & SPDIF_SCR_LOW_POWER_MASK) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL_MASK (0x18000U) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL_SHIFT (15U) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXFIFOEMPTY_SEL_SHIFT)) & SPDIF_SCR_TXFIFOEMPTY_SEL_MASK) |
|
#define | SPDIF_SCR_TXAUTOSYNC_MASK (0x20000U) |
|
#define | SPDIF_SCR_TXAUTOSYNC_SHIFT (17U) |
|
#define | SPDIF_SCR_TXAUTOSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXAUTOSYNC_SHIFT)) & SPDIF_SCR_TXAUTOSYNC_MASK) |
|
#define | SPDIF_SCR_RXAUTOSYNC_MASK (0x40000U) |
|
#define | SPDIF_SCR_RXAUTOSYNC_SHIFT (18U) |
|
#define | SPDIF_SCR_RXAUTOSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXAUTOSYNC_SHIFT)) & SPDIF_SCR_RXAUTOSYNC_MASK) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL_MASK (0x180000U) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL_SHIFT (19U) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFOFULL_SEL_SHIFT)) & SPDIF_SCR_RXFIFOFULL_SEL_MASK) |
|
#define | SPDIF_SCR_RXFIFO_RST_MASK (0x200000U) |
|
#define | SPDIF_SCR_RXFIFO_RST_SHIFT (21U) |
|
#define | SPDIF_SCR_RXFIFO_RST(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_RST_SHIFT)) & SPDIF_SCR_RXFIFO_RST_MASK) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON_MASK (0x400000U) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON_SHIFT (22U) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_OFF_ON_SHIFT)) & SPDIF_SCR_RXFIFO_OFF_ON_MASK) |
|
#define | SPDIF_SCR_RXFIFO_CTRL_MASK (0x800000U) |
|
#define | SPDIF_SCR_RXFIFO_CTRL_SHIFT (23U) |
|
#define | SPDIF_SCR_RXFIFO_CTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_CTRL_SHIFT)) & SPDIF_SCR_RXFIFO_CTRL_MASK) |
|
|
#define | SPDIF_SIE_RXFIFOFUL_MASK (0x1U) |
|
#define | SPDIF_SIE_RXFIFOFUL_SHIFT (0U) |
|
#define | SPDIF_SIE_RXFIFOFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFOFUL_SHIFT)) & SPDIF_SIE_RXFIFOFUL_MASK) |
|
#define | SPDIF_SIE_TXEM_MASK (0x2U) |
|
#define | SPDIF_SIE_TXEM_SHIFT (1U) |
|
#define | SPDIF_SIE_TXEM(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXEM_SHIFT)) & SPDIF_SIE_TXEM_MASK) |
|
#define | SPDIF_SIE_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIE_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIE_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_LOCKLOSS_SHIFT)) & SPDIF_SIE_LOCKLOSS_MASK) |
|
#define | SPDIF_SIE_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIE_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIE_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFORESYN_SHIFT)) & SPDIF_SIE_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIE_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIE_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIE_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFOUNOV_SHIFT)) & SPDIF_SIE_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIE_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIE_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIE_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_UQERR_SHIFT)) & SPDIF_SIE_UQERR_MASK) |
|
#define | SPDIF_SIE_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIE_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIE_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_UQSYNC_SHIFT)) & SPDIF_SIE_UQSYNC_MASK) |
|
#define | SPDIF_SIE_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIE_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIE_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_QRXOV_SHIFT)) & SPDIF_SIE_QRXOV_MASK) |
|
#define | SPDIF_SIE_QRXFUL_MASK (0x100U) |
|
#define | SPDIF_SIE_QRXFUL_SHIFT (8U) |
|
#define | SPDIF_SIE_QRXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_QRXFUL_SHIFT)) & SPDIF_SIE_QRXFUL_MASK) |
|
#define | SPDIF_SIE_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIE_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIE_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_URXOV_SHIFT)) & SPDIF_SIE_URXOV_MASK) |
|
#define | SPDIF_SIE_URXFUL_MASK (0x400U) |
|
#define | SPDIF_SIE_URXFUL_SHIFT (10U) |
|
#define | SPDIF_SIE_URXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_URXFUL_SHIFT)) & SPDIF_SIE_URXFUL_MASK) |
|
#define | SPDIF_SIE_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIE_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIE_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_BITERR_SHIFT)) & SPDIF_SIE_BITERR_MASK) |
|
#define | SPDIF_SIE_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIE_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIE_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_SYMERR_SHIFT)) & SPDIF_SIE_SYMERR_MASK) |
|
#define | SPDIF_SIE_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIE_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIE_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_VALNOGOOD_SHIFT)) & SPDIF_SIE_VALNOGOOD_MASK) |
|
#define | SPDIF_SIE_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIE_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIE_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_CNEW_SHIFT)) & SPDIF_SIE_CNEW_MASK) |
|
#define | SPDIF_SIE_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIE_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIE_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXRESYN_SHIFT)) & SPDIF_SIE_TXRESYN_MASK) |
|
#define | SPDIF_SIE_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIE_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIE_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXUNOV_SHIFT)) & SPDIF_SIE_TXUNOV_MASK) |
|
#define | SPDIF_SIE_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIE_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIE_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_LOCK_SHIFT)) & SPDIF_SIE_LOCK_MASK) |
|
|
#define | SPDIF_SIC_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIC_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIC_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_LOCKLOSS_SHIFT)) & SPDIF_SIC_LOCKLOSS_MASK) |
|
#define | SPDIF_SIC_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIC_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIC_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_RXFIFORESYN_SHIFT)) & SPDIF_SIC_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIC_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIC_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIC_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_RXFIFOUNOV_SHIFT)) & SPDIF_SIC_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIC_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIC_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIC_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_UQERR_SHIFT)) & SPDIF_SIC_UQERR_MASK) |
|
#define | SPDIF_SIC_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIC_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIC_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_UQSYNC_SHIFT)) & SPDIF_SIC_UQSYNC_MASK) |
|
#define | SPDIF_SIC_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIC_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIC_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_QRXOV_SHIFT)) & SPDIF_SIC_QRXOV_MASK) |
|
#define | SPDIF_SIC_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIC_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIC_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_URXOV_SHIFT)) & SPDIF_SIC_URXOV_MASK) |
|
#define | SPDIF_SIC_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIC_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIC_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_BITERR_SHIFT)) & SPDIF_SIC_BITERR_MASK) |
|
#define | SPDIF_SIC_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIC_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIC_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_SYMERR_SHIFT)) & SPDIF_SIC_SYMERR_MASK) |
|
#define | SPDIF_SIC_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIC_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIC_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_VALNOGOOD_SHIFT)) & SPDIF_SIC_VALNOGOOD_MASK) |
|
#define | SPDIF_SIC_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIC_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIC_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_CNEW_SHIFT)) & SPDIF_SIC_CNEW_MASK) |
|
#define | SPDIF_SIC_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIC_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIC_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_TXRESYN_SHIFT)) & SPDIF_SIC_TXRESYN_MASK) |
|
#define | SPDIF_SIC_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIC_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIC_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_TXUNOV_SHIFT)) & SPDIF_SIC_TXUNOV_MASK) |
|
#define | SPDIF_SIC_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIC_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIC_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_LOCK_SHIFT)) & SPDIF_SIC_LOCK_MASK) |
|
|
#define | SPDIF_SIS_RXFIFOFUL_MASK (0x1U) |
|
#define | SPDIF_SIS_RXFIFOFUL_SHIFT (0U) |
|
#define | SPDIF_SIS_RXFIFOFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFOFUL_SHIFT)) & SPDIF_SIS_RXFIFOFUL_MASK) |
|
#define | SPDIF_SIS_TXEM_MASK (0x2U) |
|
#define | SPDIF_SIS_TXEM_SHIFT (1U) |
|
#define | SPDIF_SIS_TXEM(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXEM_SHIFT)) & SPDIF_SIS_TXEM_MASK) |
|
#define | SPDIF_SIS_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIS_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIS_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_LOCKLOSS_SHIFT)) & SPDIF_SIS_LOCKLOSS_MASK) |
|
#define | SPDIF_SIS_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIS_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIS_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFORESYN_SHIFT)) & SPDIF_SIS_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIS_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIS_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIS_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFOUNOV_SHIFT)) & SPDIF_SIS_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIS_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIS_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIS_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_UQERR_SHIFT)) & SPDIF_SIS_UQERR_MASK) |
|
#define | SPDIF_SIS_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIS_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIS_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_UQSYNC_SHIFT)) & SPDIF_SIS_UQSYNC_MASK) |
|
#define | SPDIF_SIS_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIS_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIS_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_QRXOV_SHIFT)) & SPDIF_SIS_QRXOV_MASK) |
|
#define | SPDIF_SIS_QRXFUL_MASK (0x100U) |
|
#define | SPDIF_SIS_QRXFUL_SHIFT (8U) |
|
#define | SPDIF_SIS_QRXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_QRXFUL_SHIFT)) & SPDIF_SIS_QRXFUL_MASK) |
|
#define | SPDIF_SIS_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIS_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIS_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_URXOV_SHIFT)) & SPDIF_SIS_URXOV_MASK) |
|
#define | SPDIF_SIS_URXFUL_MASK (0x400U) |
|
#define | SPDIF_SIS_URXFUL_SHIFT (10U) |
|
#define | SPDIF_SIS_URXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_URXFUL_SHIFT)) & SPDIF_SIS_URXFUL_MASK) |
|
#define | SPDIF_SIS_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIS_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIS_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_BITERR_SHIFT)) & SPDIF_SIS_BITERR_MASK) |
|
#define | SPDIF_SIS_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIS_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIS_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_SYMERR_SHIFT)) & SPDIF_SIS_SYMERR_MASK) |
|
#define | SPDIF_SIS_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIS_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIS_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_VALNOGOOD_SHIFT)) & SPDIF_SIS_VALNOGOOD_MASK) |
|
#define | SPDIF_SIS_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIS_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIS_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_CNEW_SHIFT)) & SPDIF_SIS_CNEW_MASK) |
|
#define | SPDIF_SIS_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIS_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIS_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXRESYN_SHIFT)) & SPDIF_SIS_TXRESYN_MASK) |
|
#define | SPDIF_SIS_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIS_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIS_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXUNOV_SHIFT)) & SPDIF_SIS_TXUNOV_MASK) |
|
#define | SPDIF_SIS_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIS_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIS_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_LOCK_SHIFT)) & SPDIF_SIS_LOCK_MASK) |
|
|
#define | SPDIF_STC_TXCLK_DF_MASK (0x7FU) |
|
#define | SPDIF_STC_TXCLK_DF_SHIFT (0U) |
|
#define | SPDIF_STC_TXCLK_DF(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TXCLK_DF_SHIFT)) & SPDIF_STC_TXCLK_DF_MASK) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN_MASK (0x80U) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN_SHIFT (7U) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TX_ALL_CLK_EN_SHIFT)) & SPDIF_STC_TX_ALL_CLK_EN_MASK) |
|
#define | SPDIF_STC_TXCLK_SOURCE_MASK (0x700U) |
|
#define | SPDIF_STC_TXCLK_SOURCE_SHIFT (8U) |
|
#define | SPDIF_STC_TXCLK_SOURCE(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TXCLK_SOURCE_SHIFT)) & SPDIF_STC_TXCLK_SOURCE_MASK) |
|
#define | SPDIF_STC_SYSCLK_DF_MASK (0xFF800U) |
|
#define | SPDIF_STC_SYSCLK_DF_SHIFT (11U) |
|
#define | SPDIF_STC_SYSCLK_DF(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_SYSCLK_DF_SHIFT)) & SPDIF_STC_SYSCLK_DF_MASK) |
|
|
#define | SPDIF_SCR_USRC_SEL_MASK (0x3U) |
|
#define | SPDIF_SCR_USRC_SEL_SHIFT (0U) |
|
#define | SPDIF_SCR_USRC_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_USRC_SEL_SHIFT)) & SPDIF_SCR_USRC_SEL_MASK) |
|
#define | SPDIF_SCR_TXSEL_MASK (0x1CU) |
|
#define | SPDIF_SCR_TXSEL_SHIFT (2U) |
|
#define | SPDIF_SCR_TXSEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXSEL_SHIFT)) & SPDIF_SCR_TXSEL_MASK) |
|
#define | SPDIF_SCR_VALCTRL_MASK (0x20U) |
|
#define | SPDIF_SCR_VALCTRL_SHIFT (5U) |
|
#define | SPDIF_SCR_VALCTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_VALCTRL_SHIFT)) & SPDIF_SCR_VALCTRL_MASK) |
|
#define | SPDIF_SCR_INPUTSRCSEL_MASK (0xC0U) |
|
#define | SPDIF_SCR_INPUTSRCSEL_SHIFT (6U) |
|
#define | SPDIF_SCR_INPUTSRCSEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_INPUTSRCSEL_SHIFT)) & SPDIF_SCR_INPUTSRCSEL_MASK) |
|
#define | SPDIF_SCR_DMA_TX_EN_MASK (0x100U) |
|
#define | SPDIF_SCR_DMA_TX_EN_SHIFT (8U) |
|
#define | SPDIF_SCR_DMA_TX_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_DMA_TX_EN_SHIFT)) & SPDIF_SCR_DMA_TX_EN_MASK) |
|
#define | SPDIF_SCR_DMA_RX_EN_MASK (0x200U) |
|
#define | SPDIF_SCR_DMA_RX_EN_SHIFT (9U) |
|
#define | SPDIF_SCR_DMA_RX_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_DMA_RX_EN_SHIFT)) & SPDIF_SCR_DMA_RX_EN_MASK) |
|
#define | SPDIF_SCR_TXFIFO_CTRL_MASK (0xC00U) |
|
#define | SPDIF_SCR_TXFIFO_CTRL_SHIFT (10U) |
|
#define | SPDIF_SCR_TXFIFO_CTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXFIFO_CTRL_SHIFT)) & SPDIF_SCR_TXFIFO_CTRL_MASK) |
|
#define | SPDIF_SCR_SOFT_RESET_MASK (0x1000U) |
|
#define | SPDIF_SCR_SOFT_RESET_SHIFT (12U) |
|
#define | SPDIF_SCR_SOFT_RESET(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_SOFT_RESET_SHIFT)) & SPDIF_SCR_SOFT_RESET_MASK) |
|
#define | SPDIF_SCR_LOW_POWER_MASK (0x2000U) |
|
#define | SPDIF_SCR_LOW_POWER_SHIFT (13U) |
|
#define | SPDIF_SCR_LOW_POWER(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_LOW_POWER_SHIFT)) & SPDIF_SCR_LOW_POWER_MASK) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL_MASK (0x18000U) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL_SHIFT (15U) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXFIFOEMPTY_SEL_SHIFT)) & SPDIF_SCR_TXFIFOEMPTY_SEL_MASK) |
|
#define | SPDIF_SCR_TXAUTOSYNC_MASK (0x20000U) |
|
#define | SPDIF_SCR_TXAUTOSYNC_SHIFT (17U) |
|
#define | SPDIF_SCR_TXAUTOSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXAUTOSYNC_SHIFT)) & SPDIF_SCR_TXAUTOSYNC_MASK) |
|
#define | SPDIF_SCR_RXAUTOSYNC_MASK (0x40000U) |
|
#define | SPDIF_SCR_RXAUTOSYNC_SHIFT (18U) |
|
#define | SPDIF_SCR_RXAUTOSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXAUTOSYNC_SHIFT)) & SPDIF_SCR_RXAUTOSYNC_MASK) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL_MASK (0x180000U) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL_SHIFT (19U) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFOFULL_SEL_SHIFT)) & SPDIF_SCR_RXFIFOFULL_SEL_MASK) |
|
#define | SPDIF_SCR_RXFIFO_RST_MASK (0x200000U) |
|
#define | SPDIF_SCR_RXFIFO_RST_SHIFT (21U) |
|
#define | SPDIF_SCR_RXFIFO_RST(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_RST_SHIFT)) & SPDIF_SCR_RXFIFO_RST_MASK) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON_MASK (0x400000U) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON_SHIFT (22U) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_OFF_ON_SHIFT)) & SPDIF_SCR_RXFIFO_OFF_ON_MASK) |
|
#define | SPDIF_SCR_RXFIFO_CTRL_MASK (0x800000U) |
|
#define | SPDIF_SCR_RXFIFO_CTRL_SHIFT (23U) |
|
#define | SPDIF_SCR_RXFIFO_CTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_CTRL_SHIFT)) & SPDIF_SCR_RXFIFO_CTRL_MASK) |
|
|
#define | SPDIF_SIE_RXFIFOFUL_MASK (0x1U) |
|
#define | SPDIF_SIE_RXFIFOFUL_SHIFT (0U) |
|
#define | SPDIF_SIE_RXFIFOFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFOFUL_SHIFT)) & SPDIF_SIE_RXFIFOFUL_MASK) |
|
#define | SPDIF_SIE_TXEM_MASK (0x2U) |
|
#define | SPDIF_SIE_TXEM_SHIFT (1U) |
|
#define | SPDIF_SIE_TXEM(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXEM_SHIFT)) & SPDIF_SIE_TXEM_MASK) |
|
#define | SPDIF_SIE_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIE_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIE_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_LOCKLOSS_SHIFT)) & SPDIF_SIE_LOCKLOSS_MASK) |
|
#define | SPDIF_SIE_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIE_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIE_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFORESYN_SHIFT)) & SPDIF_SIE_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIE_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIE_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIE_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFOUNOV_SHIFT)) & SPDIF_SIE_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIE_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIE_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIE_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_UQERR_SHIFT)) & SPDIF_SIE_UQERR_MASK) |
|
#define | SPDIF_SIE_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIE_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIE_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_UQSYNC_SHIFT)) & SPDIF_SIE_UQSYNC_MASK) |
|
#define | SPDIF_SIE_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIE_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIE_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_QRXOV_SHIFT)) & SPDIF_SIE_QRXOV_MASK) |
|
#define | SPDIF_SIE_QRXFUL_MASK (0x100U) |
|
#define | SPDIF_SIE_QRXFUL_SHIFT (8U) |
|
#define | SPDIF_SIE_QRXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_QRXFUL_SHIFT)) & SPDIF_SIE_QRXFUL_MASK) |
|
#define | SPDIF_SIE_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIE_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIE_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_URXOV_SHIFT)) & SPDIF_SIE_URXOV_MASK) |
|
#define | SPDIF_SIE_URXFUL_MASK (0x400U) |
|
#define | SPDIF_SIE_URXFUL_SHIFT (10U) |
|
#define | SPDIF_SIE_URXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_URXFUL_SHIFT)) & SPDIF_SIE_URXFUL_MASK) |
|
#define | SPDIF_SIE_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIE_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIE_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_BITERR_SHIFT)) & SPDIF_SIE_BITERR_MASK) |
|
#define | SPDIF_SIE_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIE_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIE_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_SYMERR_SHIFT)) & SPDIF_SIE_SYMERR_MASK) |
|
#define | SPDIF_SIE_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIE_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIE_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_VALNOGOOD_SHIFT)) & SPDIF_SIE_VALNOGOOD_MASK) |
|
#define | SPDIF_SIE_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIE_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIE_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_CNEW_SHIFT)) & SPDIF_SIE_CNEW_MASK) |
|
#define | SPDIF_SIE_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIE_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIE_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXRESYN_SHIFT)) & SPDIF_SIE_TXRESYN_MASK) |
|
#define | SPDIF_SIE_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIE_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIE_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXUNOV_SHIFT)) & SPDIF_SIE_TXUNOV_MASK) |
|
#define | SPDIF_SIE_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIE_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIE_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_LOCK_SHIFT)) & SPDIF_SIE_LOCK_MASK) |
|
|
#define | SPDIF_SIC_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIC_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIC_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_LOCKLOSS_SHIFT)) & SPDIF_SIC_LOCKLOSS_MASK) |
|
#define | SPDIF_SIC_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIC_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIC_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_RXFIFORESYN_SHIFT)) & SPDIF_SIC_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIC_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIC_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIC_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_RXFIFOUNOV_SHIFT)) & SPDIF_SIC_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIC_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIC_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIC_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_UQERR_SHIFT)) & SPDIF_SIC_UQERR_MASK) |
|
#define | SPDIF_SIC_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIC_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIC_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_UQSYNC_SHIFT)) & SPDIF_SIC_UQSYNC_MASK) |
|
#define | SPDIF_SIC_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIC_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIC_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_QRXOV_SHIFT)) & SPDIF_SIC_QRXOV_MASK) |
|
#define | SPDIF_SIC_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIC_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIC_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_URXOV_SHIFT)) & SPDIF_SIC_URXOV_MASK) |
|
#define | SPDIF_SIC_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIC_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIC_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_BITERR_SHIFT)) & SPDIF_SIC_BITERR_MASK) |
|
#define | SPDIF_SIC_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIC_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIC_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_SYMERR_SHIFT)) & SPDIF_SIC_SYMERR_MASK) |
|
#define | SPDIF_SIC_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIC_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIC_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_VALNOGOOD_SHIFT)) & SPDIF_SIC_VALNOGOOD_MASK) |
|
#define | SPDIF_SIC_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIC_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIC_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_CNEW_SHIFT)) & SPDIF_SIC_CNEW_MASK) |
|
#define | SPDIF_SIC_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIC_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIC_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_TXRESYN_SHIFT)) & SPDIF_SIC_TXRESYN_MASK) |
|
#define | SPDIF_SIC_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIC_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIC_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_TXUNOV_SHIFT)) & SPDIF_SIC_TXUNOV_MASK) |
|
#define | SPDIF_SIC_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIC_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIC_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_LOCK_SHIFT)) & SPDIF_SIC_LOCK_MASK) |
|
|
#define | SPDIF_SIS_RXFIFOFUL_MASK (0x1U) |
|
#define | SPDIF_SIS_RXFIFOFUL_SHIFT (0U) |
|
#define | SPDIF_SIS_RXFIFOFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFOFUL_SHIFT)) & SPDIF_SIS_RXFIFOFUL_MASK) |
|
#define | SPDIF_SIS_TXEM_MASK (0x2U) |
|
#define | SPDIF_SIS_TXEM_SHIFT (1U) |
|
#define | SPDIF_SIS_TXEM(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXEM_SHIFT)) & SPDIF_SIS_TXEM_MASK) |
|
#define | SPDIF_SIS_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIS_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIS_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_LOCKLOSS_SHIFT)) & SPDIF_SIS_LOCKLOSS_MASK) |
|
#define | SPDIF_SIS_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIS_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIS_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFORESYN_SHIFT)) & SPDIF_SIS_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIS_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIS_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIS_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFOUNOV_SHIFT)) & SPDIF_SIS_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIS_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIS_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIS_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_UQERR_SHIFT)) & SPDIF_SIS_UQERR_MASK) |
|
#define | SPDIF_SIS_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIS_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIS_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_UQSYNC_SHIFT)) & SPDIF_SIS_UQSYNC_MASK) |
|
#define | SPDIF_SIS_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIS_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIS_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_QRXOV_SHIFT)) & SPDIF_SIS_QRXOV_MASK) |
|
#define | SPDIF_SIS_QRXFUL_MASK (0x100U) |
|
#define | SPDIF_SIS_QRXFUL_SHIFT (8U) |
|
#define | SPDIF_SIS_QRXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_QRXFUL_SHIFT)) & SPDIF_SIS_QRXFUL_MASK) |
|
#define | SPDIF_SIS_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIS_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIS_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_URXOV_SHIFT)) & SPDIF_SIS_URXOV_MASK) |
|
#define | SPDIF_SIS_URXFUL_MASK (0x400U) |
|
#define | SPDIF_SIS_URXFUL_SHIFT (10U) |
|
#define | SPDIF_SIS_URXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_URXFUL_SHIFT)) & SPDIF_SIS_URXFUL_MASK) |
|
#define | SPDIF_SIS_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIS_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIS_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_BITERR_SHIFT)) & SPDIF_SIS_BITERR_MASK) |
|
#define | SPDIF_SIS_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIS_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIS_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_SYMERR_SHIFT)) & SPDIF_SIS_SYMERR_MASK) |
|
#define | SPDIF_SIS_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIS_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIS_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_VALNOGOOD_SHIFT)) & SPDIF_SIS_VALNOGOOD_MASK) |
|
#define | SPDIF_SIS_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIS_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIS_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_CNEW_SHIFT)) & SPDIF_SIS_CNEW_MASK) |
|
#define | SPDIF_SIS_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIS_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIS_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXRESYN_SHIFT)) & SPDIF_SIS_TXRESYN_MASK) |
|
#define | SPDIF_SIS_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIS_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIS_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXUNOV_SHIFT)) & SPDIF_SIS_TXUNOV_MASK) |
|
#define | SPDIF_SIS_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIS_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIS_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_LOCK_SHIFT)) & SPDIF_SIS_LOCK_MASK) |
|
|
#define | SPDIF_STC_TXCLK_DF_MASK (0x7FU) |
|
#define | SPDIF_STC_TXCLK_DF_SHIFT (0U) |
|
#define | SPDIF_STC_TXCLK_DF(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TXCLK_DF_SHIFT)) & SPDIF_STC_TXCLK_DF_MASK) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN_MASK (0x80U) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN_SHIFT (7U) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TX_ALL_CLK_EN_SHIFT)) & SPDIF_STC_TX_ALL_CLK_EN_MASK) |
|
#define | SPDIF_STC_TXCLK_SOURCE_MASK (0x700U) |
|
#define | SPDIF_STC_TXCLK_SOURCE_SHIFT (8U) |
|
#define | SPDIF_STC_TXCLK_SOURCE(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TXCLK_SOURCE_SHIFT)) & SPDIF_STC_TXCLK_SOURCE_MASK) |
|
#define | SPDIF_STC_SYSCLK_DF_MASK (0xFF800U) |
|
#define | SPDIF_STC_SYSCLK_DF_SHIFT (11U) |
|
#define | SPDIF_STC_SYSCLK_DF(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_SYSCLK_DF_SHIFT)) & SPDIF_STC_SYSCLK_DF_MASK) |
|
|
#define | SPDIF_SCR_USRC_SEL_MASK (0x3U) |
|
#define | SPDIF_SCR_USRC_SEL_SHIFT (0U) |
|
#define | SPDIF_SCR_USRC_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_USRC_SEL_SHIFT)) & SPDIF_SCR_USRC_SEL_MASK) |
|
#define | SPDIF_SCR_TXSEL_MASK (0x1CU) |
|
#define | SPDIF_SCR_TXSEL_SHIFT (2U) |
|
#define | SPDIF_SCR_TXSEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXSEL_SHIFT)) & SPDIF_SCR_TXSEL_MASK) |
|
#define | SPDIF_SCR_VALCTRL_MASK (0x20U) |
|
#define | SPDIF_SCR_VALCTRL_SHIFT (5U) |
|
#define | SPDIF_SCR_VALCTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_VALCTRL_SHIFT)) & SPDIF_SCR_VALCTRL_MASK) |
|
#define | SPDIF_SCR_INPUTSRCSEL_MASK (0xC0U) |
|
#define | SPDIF_SCR_INPUTSRCSEL_SHIFT (6U) |
|
#define | SPDIF_SCR_INPUTSRCSEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_INPUTSRCSEL_SHIFT)) & SPDIF_SCR_INPUTSRCSEL_MASK) |
|
#define | SPDIF_SCR_DMA_TX_EN_MASK (0x100U) |
|
#define | SPDIF_SCR_DMA_TX_EN_SHIFT (8U) |
|
#define | SPDIF_SCR_DMA_TX_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_DMA_TX_EN_SHIFT)) & SPDIF_SCR_DMA_TX_EN_MASK) |
|
#define | SPDIF_SCR_DMA_RX_EN_MASK (0x200U) |
|
#define | SPDIF_SCR_DMA_RX_EN_SHIFT (9U) |
|
#define | SPDIF_SCR_DMA_RX_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_DMA_RX_EN_SHIFT)) & SPDIF_SCR_DMA_RX_EN_MASK) |
|
#define | SPDIF_SCR_TXFIFO_CTRL_MASK (0xC00U) |
|
#define | SPDIF_SCR_TXFIFO_CTRL_SHIFT (10U) |
|
#define | SPDIF_SCR_TXFIFO_CTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXFIFO_CTRL_SHIFT)) & SPDIF_SCR_TXFIFO_CTRL_MASK) |
|
#define | SPDIF_SCR_SOFT_RESET_MASK (0x1000U) |
|
#define | SPDIF_SCR_SOFT_RESET_SHIFT (12U) |
|
#define | SPDIF_SCR_SOFT_RESET(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_SOFT_RESET_SHIFT)) & SPDIF_SCR_SOFT_RESET_MASK) |
|
#define | SPDIF_SCR_LOW_POWER_MASK (0x2000U) |
|
#define | SPDIF_SCR_LOW_POWER_SHIFT (13U) |
|
#define | SPDIF_SCR_LOW_POWER(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_LOW_POWER_SHIFT)) & SPDIF_SCR_LOW_POWER_MASK) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL_MASK (0x18000U) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL_SHIFT (15U) |
|
#define | SPDIF_SCR_TXFIFOEMPTY_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXFIFOEMPTY_SEL_SHIFT)) & SPDIF_SCR_TXFIFOEMPTY_SEL_MASK) |
|
#define | SPDIF_SCR_TXAUTOSYNC_MASK (0x20000U) |
|
#define | SPDIF_SCR_TXAUTOSYNC_SHIFT (17U) |
|
#define | SPDIF_SCR_TXAUTOSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_TXAUTOSYNC_SHIFT)) & SPDIF_SCR_TXAUTOSYNC_MASK) |
|
#define | SPDIF_SCR_RXAUTOSYNC_MASK (0x40000U) |
|
#define | SPDIF_SCR_RXAUTOSYNC_SHIFT (18U) |
|
#define | SPDIF_SCR_RXAUTOSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXAUTOSYNC_SHIFT)) & SPDIF_SCR_RXAUTOSYNC_MASK) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL_MASK (0x180000U) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL_SHIFT (19U) |
|
#define | SPDIF_SCR_RXFIFOFULL_SEL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFOFULL_SEL_SHIFT)) & SPDIF_SCR_RXFIFOFULL_SEL_MASK) |
|
#define | SPDIF_SCR_RXFIFO_RST_MASK (0x200000U) |
|
#define | SPDIF_SCR_RXFIFO_RST_SHIFT (21U) |
|
#define | SPDIF_SCR_RXFIFO_RST(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_RST_SHIFT)) & SPDIF_SCR_RXFIFO_RST_MASK) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON_MASK (0x400000U) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON_SHIFT (22U) |
|
#define | SPDIF_SCR_RXFIFO_OFF_ON(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_OFF_ON_SHIFT)) & SPDIF_SCR_RXFIFO_OFF_ON_MASK) |
|
#define | SPDIF_SCR_RXFIFO_CTRL_MASK (0x800000U) |
|
#define | SPDIF_SCR_RXFIFO_CTRL_SHIFT (23U) |
|
#define | SPDIF_SCR_RXFIFO_CTRL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SCR_RXFIFO_CTRL_SHIFT)) & SPDIF_SCR_RXFIFO_CTRL_MASK) |
|
|
#define | SPDIF_SIE_RXFIFOFUL_MASK (0x1U) |
|
#define | SPDIF_SIE_RXFIFOFUL_SHIFT (0U) |
|
#define | SPDIF_SIE_RXFIFOFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFOFUL_SHIFT)) & SPDIF_SIE_RXFIFOFUL_MASK) |
|
#define | SPDIF_SIE_TXEM_MASK (0x2U) |
|
#define | SPDIF_SIE_TXEM_SHIFT (1U) |
|
#define | SPDIF_SIE_TXEM(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXEM_SHIFT)) & SPDIF_SIE_TXEM_MASK) |
|
#define | SPDIF_SIE_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIE_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIE_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_LOCKLOSS_SHIFT)) & SPDIF_SIE_LOCKLOSS_MASK) |
|
#define | SPDIF_SIE_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIE_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIE_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFORESYN_SHIFT)) & SPDIF_SIE_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIE_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIE_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIE_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_RXFIFOUNOV_SHIFT)) & SPDIF_SIE_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIE_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIE_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIE_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_UQERR_SHIFT)) & SPDIF_SIE_UQERR_MASK) |
|
#define | SPDIF_SIE_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIE_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIE_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_UQSYNC_SHIFT)) & SPDIF_SIE_UQSYNC_MASK) |
|
#define | SPDIF_SIE_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIE_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIE_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_QRXOV_SHIFT)) & SPDIF_SIE_QRXOV_MASK) |
|
#define | SPDIF_SIE_QRXFUL_MASK (0x100U) |
|
#define | SPDIF_SIE_QRXFUL_SHIFT (8U) |
|
#define | SPDIF_SIE_QRXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_QRXFUL_SHIFT)) & SPDIF_SIE_QRXFUL_MASK) |
|
#define | SPDIF_SIE_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIE_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIE_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_URXOV_SHIFT)) & SPDIF_SIE_URXOV_MASK) |
|
#define | SPDIF_SIE_URXFUL_MASK (0x400U) |
|
#define | SPDIF_SIE_URXFUL_SHIFT (10U) |
|
#define | SPDIF_SIE_URXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_URXFUL_SHIFT)) & SPDIF_SIE_URXFUL_MASK) |
|
#define | SPDIF_SIE_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIE_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIE_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_BITERR_SHIFT)) & SPDIF_SIE_BITERR_MASK) |
|
#define | SPDIF_SIE_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIE_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIE_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_SYMERR_SHIFT)) & SPDIF_SIE_SYMERR_MASK) |
|
#define | SPDIF_SIE_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIE_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIE_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_VALNOGOOD_SHIFT)) & SPDIF_SIE_VALNOGOOD_MASK) |
|
#define | SPDIF_SIE_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIE_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIE_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_CNEW_SHIFT)) & SPDIF_SIE_CNEW_MASK) |
|
#define | SPDIF_SIE_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIE_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIE_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXRESYN_SHIFT)) & SPDIF_SIE_TXRESYN_MASK) |
|
#define | SPDIF_SIE_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIE_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIE_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_TXUNOV_SHIFT)) & SPDIF_SIE_TXUNOV_MASK) |
|
#define | SPDIF_SIE_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIE_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIE_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIE_LOCK_SHIFT)) & SPDIF_SIE_LOCK_MASK) |
|
|
#define | SPDIF_SIC_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIC_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIC_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_LOCKLOSS_SHIFT)) & SPDIF_SIC_LOCKLOSS_MASK) |
|
#define | SPDIF_SIC_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIC_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIC_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_RXFIFORESYN_SHIFT)) & SPDIF_SIC_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIC_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIC_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIC_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_RXFIFOUNOV_SHIFT)) & SPDIF_SIC_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIC_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIC_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIC_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_UQERR_SHIFT)) & SPDIF_SIC_UQERR_MASK) |
|
#define | SPDIF_SIC_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIC_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIC_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_UQSYNC_SHIFT)) & SPDIF_SIC_UQSYNC_MASK) |
|
#define | SPDIF_SIC_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIC_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIC_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_QRXOV_SHIFT)) & SPDIF_SIC_QRXOV_MASK) |
|
#define | SPDIF_SIC_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIC_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIC_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_URXOV_SHIFT)) & SPDIF_SIC_URXOV_MASK) |
|
#define | SPDIF_SIC_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIC_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIC_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_BITERR_SHIFT)) & SPDIF_SIC_BITERR_MASK) |
|
#define | SPDIF_SIC_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIC_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIC_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_SYMERR_SHIFT)) & SPDIF_SIC_SYMERR_MASK) |
|
#define | SPDIF_SIC_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIC_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIC_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_VALNOGOOD_SHIFT)) & SPDIF_SIC_VALNOGOOD_MASK) |
|
#define | SPDIF_SIC_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIC_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIC_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_CNEW_SHIFT)) & SPDIF_SIC_CNEW_MASK) |
|
#define | SPDIF_SIC_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIC_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIC_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_TXRESYN_SHIFT)) & SPDIF_SIC_TXRESYN_MASK) |
|
#define | SPDIF_SIC_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIC_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIC_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_TXUNOV_SHIFT)) & SPDIF_SIC_TXUNOV_MASK) |
|
#define | SPDIF_SIC_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIC_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIC_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIC_LOCK_SHIFT)) & SPDIF_SIC_LOCK_MASK) |
|
|
#define | SPDIF_SIS_RXFIFOFUL_MASK (0x1U) |
|
#define | SPDIF_SIS_RXFIFOFUL_SHIFT (0U) |
|
#define | SPDIF_SIS_RXFIFOFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFOFUL_SHIFT)) & SPDIF_SIS_RXFIFOFUL_MASK) |
|
#define | SPDIF_SIS_TXEM_MASK (0x2U) |
|
#define | SPDIF_SIS_TXEM_SHIFT (1U) |
|
#define | SPDIF_SIS_TXEM(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXEM_SHIFT)) & SPDIF_SIS_TXEM_MASK) |
|
#define | SPDIF_SIS_LOCKLOSS_MASK (0x4U) |
|
#define | SPDIF_SIS_LOCKLOSS_SHIFT (2U) |
|
#define | SPDIF_SIS_LOCKLOSS(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_LOCKLOSS_SHIFT)) & SPDIF_SIS_LOCKLOSS_MASK) |
|
#define | SPDIF_SIS_RXFIFORESYN_MASK (0x8U) |
|
#define | SPDIF_SIS_RXFIFORESYN_SHIFT (3U) |
|
#define | SPDIF_SIS_RXFIFORESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFORESYN_SHIFT)) & SPDIF_SIS_RXFIFORESYN_MASK) |
|
#define | SPDIF_SIS_RXFIFOUNOV_MASK (0x10U) |
|
#define | SPDIF_SIS_RXFIFOUNOV_SHIFT (4U) |
|
#define | SPDIF_SIS_RXFIFOUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_RXFIFOUNOV_SHIFT)) & SPDIF_SIS_RXFIFOUNOV_MASK) |
|
#define | SPDIF_SIS_UQERR_MASK (0x20U) |
|
#define | SPDIF_SIS_UQERR_SHIFT (5U) |
|
#define | SPDIF_SIS_UQERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_UQERR_SHIFT)) & SPDIF_SIS_UQERR_MASK) |
|
#define | SPDIF_SIS_UQSYNC_MASK (0x40U) |
|
#define | SPDIF_SIS_UQSYNC_SHIFT (6U) |
|
#define | SPDIF_SIS_UQSYNC(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_UQSYNC_SHIFT)) & SPDIF_SIS_UQSYNC_MASK) |
|
#define | SPDIF_SIS_QRXOV_MASK (0x80U) |
|
#define | SPDIF_SIS_QRXOV_SHIFT (7U) |
|
#define | SPDIF_SIS_QRXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_QRXOV_SHIFT)) & SPDIF_SIS_QRXOV_MASK) |
|
#define | SPDIF_SIS_QRXFUL_MASK (0x100U) |
|
#define | SPDIF_SIS_QRXFUL_SHIFT (8U) |
|
#define | SPDIF_SIS_QRXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_QRXFUL_SHIFT)) & SPDIF_SIS_QRXFUL_MASK) |
|
#define | SPDIF_SIS_URXOV_MASK (0x200U) |
|
#define | SPDIF_SIS_URXOV_SHIFT (9U) |
|
#define | SPDIF_SIS_URXOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_URXOV_SHIFT)) & SPDIF_SIS_URXOV_MASK) |
|
#define | SPDIF_SIS_URXFUL_MASK (0x400U) |
|
#define | SPDIF_SIS_URXFUL_SHIFT (10U) |
|
#define | SPDIF_SIS_URXFUL(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_URXFUL_SHIFT)) & SPDIF_SIS_URXFUL_MASK) |
|
#define | SPDIF_SIS_BITERR_MASK (0x4000U) |
|
#define | SPDIF_SIS_BITERR_SHIFT (14U) |
|
#define | SPDIF_SIS_BITERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_BITERR_SHIFT)) & SPDIF_SIS_BITERR_MASK) |
|
#define | SPDIF_SIS_SYMERR_MASK (0x8000U) |
|
#define | SPDIF_SIS_SYMERR_SHIFT (15U) |
|
#define | SPDIF_SIS_SYMERR(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_SYMERR_SHIFT)) & SPDIF_SIS_SYMERR_MASK) |
|
#define | SPDIF_SIS_VALNOGOOD_MASK (0x10000U) |
|
#define | SPDIF_SIS_VALNOGOOD_SHIFT (16U) |
|
#define | SPDIF_SIS_VALNOGOOD(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_VALNOGOOD_SHIFT)) & SPDIF_SIS_VALNOGOOD_MASK) |
|
#define | SPDIF_SIS_CNEW_MASK (0x20000U) |
|
#define | SPDIF_SIS_CNEW_SHIFT (17U) |
|
#define | SPDIF_SIS_CNEW(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_CNEW_SHIFT)) & SPDIF_SIS_CNEW_MASK) |
|
#define | SPDIF_SIS_TXRESYN_MASK (0x40000U) |
|
#define | SPDIF_SIS_TXRESYN_SHIFT (18U) |
|
#define | SPDIF_SIS_TXRESYN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXRESYN_SHIFT)) & SPDIF_SIS_TXRESYN_MASK) |
|
#define | SPDIF_SIS_TXUNOV_MASK (0x80000U) |
|
#define | SPDIF_SIS_TXUNOV_SHIFT (19U) |
|
#define | SPDIF_SIS_TXUNOV(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_TXUNOV_SHIFT)) & SPDIF_SIS_TXUNOV_MASK) |
|
#define | SPDIF_SIS_LOCK_MASK (0x100000U) |
|
#define | SPDIF_SIS_LOCK_SHIFT (20U) |
|
#define | SPDIF_SIS_LOCK(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_SIS_LOCK_SHIFT)) & SPDIF_SIS_LOCK_MASK) |
|
|
#define | SPDIF_STC_TXCLK_DF_MASK (0x7FU) |
|
#define | SPDIF_STC_TXCLK_DF_SHIFT (0U) |
|
#define | SPDIF_STC_TXCLK_DF(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TXCLK_DF_SHIFT)) & SPDIF_STC_TXCLK_DF_MASK) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN_MASK (0x80U) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN_SHIFT (7U) |
|
#define | SPDIF_STC_TX_ALL_CLK_EN(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TX_ALL_CLK_EN_SHIFT)) & SPDIF_STC_TX_ALL_CLK_EN_MASK) |
|
#define | SPDIF_STC_TXCLK_SOURCE_MASK (0x700U) |
|
#define | SPDIF_STC_TXCLK_SOURCE_SHIFT (8U) |
|
#define | SPDIF_STC_TXCLK_SOURCE(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_TXCLK_SOURCE_SHIFT)) & SPDIF_STC_TXCLK_SOURCE_MASK) |
|
#define | SPDIF_STC_SYSCLK_DF_MASK (0xFF800U) |
|
#define | SPDIF_STC_SYSCLK_DF_SHIFT (11U) |
|
#define | SPDIF_STC_SYSCLK_DF(x) (((uint32_t)(((uint32_t)(x)) << SPDIF_STC_SYSCLK_DF_SHIFT)) & SPDIF_STC_SYSCLK_DF_MASK) |
|